FPGA-based data compressor based on prediction by partial matching

Joel Ratsaby, Vadim Sirota

פרסום מחקרי: פרק בספר / בדוח / בכנספרסום בספר כנסביקורת עמיתים

1 ציטוט ‏(Scopus)

תקציר

We design and develop a data compression engine on a single FPGA chip that is used as part of a text-classification application. The implementation of the prediction by partial matching algorithm and arithmetic coding data compression is totally in hardware without any software code. Our design implements a dynamic data structure to store the symbol frequency counts up to maximal order of 2. The computation of the tag-interval that encodes the data sequence in arithmetic coding is done in a parallel architecture that achieves a high speedup factor. Even with a relatively slow 50 Mhz clock our hardware engine performs more than 70 times faster than a software-based implementation in C on a CPU running on a 3 Ghz clock.

שפה מקוריתאנגלית
כותר פרסום המארח2012 IEEE 27th Convention of Electrical and Electronics Engineers in Israel, IEEEI 2012
מזהי עצם דיגיטלי (DOIs)
סטטוס פרסוםפורסם - 2012
אירוע2012 IEEE 27th Convention of Electrical and Electronics Engineers in Israel, IEEEI 2012 - Eilat, ישראל
משך הזמן: 14 נוב׳ 201217 נוב׳ 2012

סדרות פרסומים

שם2012 IEEE 27th Convention of Electrical and Electronics Engineers in Israel, IEEEI 2012

כנס

כנס2012 IEEE 27th Convention of Electrical and Electronics Engineers in Israel, IEEEI 2012
מדינה/אזורישראל
עירEilat
תקופה14/11/1217/11/12

טביעת אצבע

להלן מוצגים תחומי המחקר של הפרסום 'FPGA-based data compressor based on prediction by partial matching'. יחד הם יוצרים טביעת אצבע ייחודית.

פורמט ציטוט ביבליוגרפי